6.3.2.2.2.3.1. RGB Display Interface

&rgb0 {
    pinctrl-names = "default";
    pinctrl-0 = <&lcd_pins>;
    status = "okay";

    port@0 {
        reg = <0>;
        rgb0_in: endpoint {
            remote-endpoint = <&de0_out>;
        };
    };

    port@1 {
        reg = <1>;
        rgb0_out: endpoint {
            remote-endpoint = <&panel_rgb_in>;
        };
    };
};
  • pinctrl-names

    SDK一般会把要使用的某一功能的端口组预先定义,后期直接使用即可,定义一般放在target/aicxxx/common/aicxxx-pinctrl.dtsi文件中,目前“pinctrl-names” 均设置为“default” 即可

  • pinctrl-0

    即指示rgb显示接口预先定义的端口组

  • port@0

    数据输入端口,连接 display engine 结点

  • port@1

    数据输出端口,连接 panel rgb 结点

6.3.2.2.2.3.2. LVDS Display Interface

&lvds0 {
    pinctrl-names = "default";
    pinctrl-0 = <&lvds0_pins>;
    lines = <0x43210>;
    link-swap = <0>;
    status = "okay";

    port@0 {
        reg = <0>;
        lvds0_in: endpoint {
            remote-endpoint = <&de0_out>;
        };
    };

    port@1 {
        reg = <1>;
        lvds0_out: endpoint {
            remote-endpoint = <&panel_lvds_in>;
        };
    };
};
  • pinctrl-names

    SDK一般会把要使用的某一功能的端口组预先定义,后期直接使用即可,定义一般放在target/aicxxx/common/aicxxx-pinctrl.dtsi文件中,目前“pinctrl-names” 均设置为“default” 即可

  • pinctrl-0

    即指示lvds显示接口预先定义的端口组

  • port@0

    数据输入端口,连接 display engine 结点

  • port@1

    数据输出端口,连接 panel lvds 结点

Optional:

  • link-swap

    整型,link0 与 link1 整组交换

  • lines

    整型,控制 lvds link 内部 5 个通道的差分信号输出,允许 5 对差分信号任意互换

    5 个通道分别为 D3 CK D2 D1 D0,缺省值为:0x43210

    0x43210 表示 D3 通道输出 D3,CK 通道输出 CK,D2 通道输出 D2,D1 通道输出 D1,D0 通道输出 D0

    0x01234 表示 D3 通道输出 D0,CK 通道输出 D1,D2 通道输出 D2,D1 通道输出 CK,D0 通道输出 D3

  • pols

    整型,LVDS差分信号极性控制。低 5 bit 分别控制 LVDS 五个通道差分信号的极性。通道顺序为 D3 CK D2 D1 D0

    0x3 表示 D1 D0 通道极性反相,0x8 表示 CK 通道反相

    pols 属性受 lines 属性影响,如果 CK 通道选择输出 D0,则该 bit 控制 D0 相位,0x8 表示 D0 反相

  • sync-ctrl

    布尔型,同步前端信号模式,默认开启。防止前端输出半帧数据时打开 LVDS 模块,出现显示异常

  • phys

    整型,LVDS参考电压控制。数值直接写入 LVDS_0_PHY_CTL 和 LVDS_1_PHY_CTL 寄存器,参考芯片用户手册进行配置。

备注

lines、pols 和 phys 属性会同时作用于 link0 和 link1

6.3.2.2.2.3.3. MIPI-DSI Display Interface

&dsi0 {
    pinctrl-names = "default";
    pinctrl-0 = <&dsi_pins>;
    data-lanes = <3 0 1 2>;
    lane-polarities = <1 0 1 0>;
    data-clk-inverse;
    status = "okay";

    port@0 {
        reg = <0>;
        dsi0_in: endpoint {
            remote-endpoint = <&de0_out>;
        };
    };

    port@1 {
        reg = <1>;
            dsi0_out: endpoint {
            remote-endpoint = <&panel_dsi_in>;
        };
    };
};
  • pinctrl-names

    SDK一般会把要使用的某一功能的端口组预先定义,后期直接使用即可,定义一般放在target/aicxxx/common/aicxxx-pinctrl.dtsi文件中,目前“pinctrl-names” 均设置为“default” 即可

  • pinctrl-0

    即指示mipi-dsi显示接口预先定义的端口组

  • port@0

    数据输入端口,连接 display engine 结点

  • port@1

    数据输出端口,连接 panel dsi 结点

Optional:

  • data-clk-inverse

    布尔型,CLK Lane 正负极取反

  • data-lanes

    数组,数据通道输出选择,默认为 <0 1 2 3>

    <0 1 2 3> 表示数据通道0 输出 DATA0,数据通道1 输出 DATA1,以此类推

    <3 0 1 2> 表示数据通道0 输出 DATA3,数据通道1 输出 DATA0,数据通道2 输出 DATA1,数据通道3 输出 DATA2

    如果是两个 lane,可配置成 <0 1>,数据通道0 输出 DATA0, 数据通道1 输出 DATA1

  • lane-polarities

    数组,表示数据通道极性,是否正负极取反,默认为 <0 0 0 0>,与 data-lanes 配置的通道顺序保持一致。

    data-lanes = <3 0 1 2>; lane-polarities = <1 0 1 0>; 表示 DATA3 和 DATA1 正负极取反