智显文档中心
  • 产品简介
  • 快速入门
  • 数据手册
  • 芯片手册
    • 1. 文档说明
    • 2. 地址映射
    • 3. 引脚复用
    • 4. 处理器和总线
      • 4.1. Central Processor Unit (CPU)
      • 4.2. BUS
      • 4.3. AHB Configuration (AHBCFG)
      • 4.4. AXI Configuration (AXICFG)
      • 4.5. Memory Top (MTOP)
        • 4.5.1. 概述
        • 4.5.2. 功能描述
        • 4.5.3. 寄存器列表
        • 4.5.4. 寄存器描述
      • 4.6. Direct Memory Access (DMA)
    • 5. 安全
    • 6. 启动
    • 7. 时钟和电源
    • 8. 存储
    • 9. 多媒体
    • 10. 计时器
    • 11. 接口
    • 12. 模拟
  • 硬件指南
  • RTOS SDK
  • 关于我们
智显文档中心
  • »
  • 芯片手册 »
  • 4. 处理器和总线 »
  • 4.5. MTOP

4.5. MTOP

  • 4.5.1. 概述
    • 4.5.1.1. 特性说明
    • 4.5.1.2. 原理框图
  • 4.5.2. 功能描述
    • 4.5.2.1. 工作模式
  • 4.5.3. 寄存器列表
  • 4.5.4. 寄存器描述
    • 4.5.4.1. 0x0000 MTOP_CTL
    • 4.5.4.2. 0x0004 PER_TIME
    • 4.5.4.3. 0x0008 IRQ_CTL
    • 4.5.4.4. 0x000C IRQ_STA
    • 4.5.4.5. 0x0100+0x100*G+0x20*P AXI_WCNT
    • 4.5.4.6. 0x0104+0x100*G+0x20*P AXI_RCNT
    • 4.5.4.7. 0x0FFC MTOP_VER
上一页 下一页

© 版权所有 2023 深圳市启明智显科技有限公司.