智显文档中心
  • 产品简介
  • 快速入门
  • 数据手册
  • 芯片手册
    • 1. 文档说明
    • 2. 地址映射
    • 3. 引脚复用
    • 4. 处理器和总线
    • 5. 安全
    • 6. 启动
    • 7. 时钟和电源
    • 8. 存储
    • 9. 多媒体
      • 9.1. Display Engine (DE)
      • 9.2. Graphics Engine (GE)
      • 9.3. Video Engine (VE)
      • 9.4. LCD
      • 9.5. LVDS
      • 9.6. MIPI DSI
      • 9.7. Digital Video Port (DVP)
        • 9.7.1. 概述
        • 9.7.2. 功能描述
        • 9.7.3. 寄存器描述
      • 9.8. AUDIO
      • 9.9. Integrated Interchip Sound (I2S)
    • 10. 计时器
    • 11. 接口
    • 12. 模拟
    • 13. 伺服系统
    • 14. 验证
  • 硬件指南
  • RTOS SDK
  • Openwrt SDK
  • 关于我们
智显文档中心
  • »
  • 芯片手册 »
  • 9. 多媒体 »
  • 9.7. DVP

9.7. DVP

  • 9.7.1. 概述
    • 9.7.1.1. 特性说明
    • 9.7.1.2. 原理框图
  • 9.7.2. 功能描述
    • 9.7.2.1. 输入模块
    • 9.7.2.2. 输出模块
  • 9.7.3. 寄存器描述
    • 9.7.3.1. 0x000 DVP_CTL
    • 9.7.3.2. 0x100 IRQ_EN
    • 9.7.3.3. 0x104 IRQ_STA
    • 9.7.3.4. 0x108 IRQ_CFG
    • 9.7.3.5. 0x10C IN_CFG
    • 9.7.3.6. 0x110 IN_HOR_SIZE
    • 9.7.3.7. 0x114 IN_VER_SIZE
    • 9.7.3.8. 0x120 OUT_HOR_SIZE
    • 9.7.3.9. 0x128 OUT_VER_SIZE
    • 9.7.3.10. 0x130 OUT_FRA_NUM
    • 9.7.3.11. 0x134 CURRENT_FRAME
    • 9.7.3.12. 0x138 OUT_CTL
    • 9.7.3.13. 0x13C UPDATE_CTL
    • 9.7.3.14. 0x140 OUT_ADDR_BUF0
    • 9.7.3.15. 0x144 OUT_ADDR_BUF1
    • 9.7.3.16. 0x148 READ_ADDR0
    • 9.7.3.17. 0x14C READ_ADDR1
    • 9.7.3.18. 0x150 OUT_LINE_STRIDE0
    • 9.7.3.19. 0x154 OUT_LINE_STRIDE1
    • 9.7.3.20. 0x158 OUT_ADDR_BUF0_SHA
    • 9.7.3.21. 0x15C OUT_ADDR_BUF1_SHA
    • 9.7.3.22. 0x160 OUT_LINE_STRIDE_SHA
    • 9.7.3.23. 0xFFC VERSION
上一页 下一页

© 版权所有 2023 深圳市启明智显科技有限公司.