7.2.3. 寄存器描述
7.2.3.1. 0x020 LDO30_CFG
默认值:0x0006000C |
LDO30配置(LDO30 Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:28 |
- |
- |
-
|
27 |
R/W |
0x0 |
ATB_ANA_EN
模拟测试使能
0: 关闭
1: 使能
|
26:24 |
R/W |
0x0 |
ATB_ANA_SEL
模拟测试模块选择
0: BIAS_ATB
1: RTC_ATB
OTHERS: 预留
|
23 |
- |
- |
-
|
22 |
R/W |
0x0 |
ATB_BIAS_EN
偏置模块驱动使能
0: 关闭
1: 使能
|
21:20 |
R/W |
0x0 |
ATB_BIAS_SEL
偏置模块信号选择
0: vref12
1: vbg
2: vbp_casc
3: verf14 trim
|
19 |
- |
- |
-
|
18 |
R/W |
0x1 |
LVDS0_IBIAS_EN
LVDS0 参考电流使能
0: 关闭
1: 使能
|
17 |
R/W |
0x1 |
LVDS1_IBIAS_EN
LVDS1 参考电流使能
0: 关闭
1: 使能
|
16 |
R/W |
0x0 |
BAK_IBIAS_EN
备用参考电流使能
0: 关闭
1: 使能
|
15:8 |
R/W |
0x0 |
BG_CTRL
BG 电压控制
|
7 |
- |
- |
-
|
6:4 |
R/W |
0x0 |
RTC_VAL_SEL
RTC电压选择
0: 1.10V
1: 1.05V
2: 1.00V
3: 0.95V
4: 0.90V
5: 0.85V
6: 0.80V
7: 无效
|
3 |
R/W |
0x1 |
LDO_AVCC_EN
LDO30 使能
0: LDO关闭
1: LDO使能
|
2:0 |
R/W |
0x4 |
LDO_VAL
LDO电压设置
0: 2.80V
1: 2.85V
2: 2.90V
3: 2.95V
4: 3.00V
5: 3.05V
6: 3.10V
7: 3.15V
|
7.2.3.2. 0x024 LDO25_CFG
默认值:0x00000009 |
LDO25配置(LDO25 Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:28 |
- |
- |
-
|
27 |
R/W |
0x0 |
ATB_ANA_EN
模拟测试使能
0: 关闭
1: 使能
|
26:24 |
R/W |
0x0 |
ATB_ANA_SEL
模拟测试模块选择
0: BIAS_ATB
1: VREF DDR
2: VREF DDR1
3: VERF OUT
OTHERS: 预留
|
23 |
- |
- |
-
|
22 |
R/W |
0x0 |
ATB_BIAS_EN
偏置模块驱动使能
0: 关闭
1: 使能
|
21:20 |
R/W |
0x0 |
ATB_BIAS_SEL
偏置模块信号选择
0: vref12
1: vbg
2: vbp_casc
3: verf14 trim
|
19:16 |
- |
- |
-
|
15:8 |
R/W |
0x0 |
BG_CTRL
BG 电压控制
|
7:4 |
- |
- |
-
|
3 |
R/W |
0x1 |
LDO25_EN
LDO25 使能
0: LDO关闭
1: LDO使能
|
2:0 |
R/W |
0x1 |
LDO25_VAL
LDO25 电压设置
0: 2.45V
1: 2.50V
2: 2.55V
3: 2.60V
OTHERS: 预留
|
7.2.3.3. 0x028 LDO1x_CFG
默认值:0x00000043 |
LDO1x配置(LDO1x Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:4 |
- |
- |
-
|
6:4 |
R/W |
0x4 |
LDO1x_VAL_FB
LDO1x反馈调整
建议按默认值配置
|
3 |
R/W |
0x0 |
LDO1x_EN
LDO1x 使能
0: LDO关闭
1: LDO使能
|
2:0 |
R/W |
0x3 |
LDO1x_VAL
LDO1x 电压设置
0: 1.35V
1: 1.40V
2: 1.45V
3: 1.50V
4: 1.55V
5: 1.75V
6: 1.80V
7: 1.85V
|
7.2.3.4. 0x040 DDR_VREF
默认值:0x00000808 |
DDR参考电压(DDR Voltage Reference) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:12 |
- |
- |
-
|
11:8 |
R/W |
0x8 |
RES1_SEL
电阻使能
|
7:4 |
- |
- |
-
|
3:0 |
R/W |
0x8 |
RES0_SEL
电阻使能
|
7.2.3.5. 0x044 DDR_REXT
默认值:0x00000136 |
DDR外部电阻(DDR External Register) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:9 |
- |
- |
-
|
8 |
R/W |
0x1 |
RES_CAL_EN
电阻校准使能
0: 关闭
1: 使能
|
7:0 |
R/W |
0x36 |
RES_CAL_VAL
电阻校准值
调整该值使得校准后阻值为目标值
DDR: 240欧姆
|
7.2.3.6. 0x048 USB0_REXT
默认值:0x00000160 |
USB0外部电阻(USB0 External Register) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:9 |
- |
- |
-
|
8 |
R/W |
0x1 |
RES_CAL_EN
电阻校准使能
0: 关闭
1: 使能
|
7:0 |
R/W |
0x60 |
RES_CAL_VAL
电阻校准值
调整该值使得校准后阻值为目标值
USB: 200欧姆
|
7.2.3.7. 0x04C USB1_REXT
默认值:0x00000160 |
USB1外部电阻(USB1 External Register) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:9 |
- |
- |
-
|
8 |
R/W |
0x1 |
RES_CAL_EN
电阻校准使能
0: 关闭
1: 使能
|
7:0 |
R/W |
0x60 |
RES_CAL_VAL
电阻校准值
调整该值使得校准后阻值为目标值
USB: 200欧姆
|
7.2.3.8. 0x050 EPHY_REXT
默认值:0x00000112 |
EPHY外部电阻(EPHY External Register) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:9 |
- |
- |
-
|
8 |
R/W |
0x1 |
RES_CAL_EN
电阻校准使能
0: 关闭
1: 使能
|
7:0 |
R/W |
0x12 |
RES_CAL_VAL
电阻校准值
调整该值使得校准后阻值为目标值
EPHY: 2.49K欧姆
|
7.2.3.9. 0x0C0 PSEN_CFG
默认值:0x00000000 |
PSEN配置(Process Sensor Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:16 |
R/W |
0x0 |
CNT_TIME
计数时间
单位为APB总线时钟周期
|
15:4 |
- |
- |
-
|
3:1 |
R/W |
0x0 |
RO_SEL
PSEN选择
0: 无效
1: RVT_40 CELL
2: LVT_40 CELL
3: ULVT_40 CELL
4: 无效
5: RVT_50 CELL
6: LVT_50 CELL
7: ULVT_50 CELL
|
0 |
R/W |
0x0 |
PSEN_START
PSEN使能
0: 关闭
1: 使能
注意PSEN测试结束后,该位自动清零表示测试结束
|
7.2.3.10. 0x0C4 PSEN_CNT_VAL
默认值:0x00000000 |
PSEN计数值(Process Sensor Counter Value) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:16 |
- |
- |
-
|
15:0 |
R/W |
0x0 |
CNT_VAL
计数值
|
7.2.3.11. 0x100 SYS_SRAM_PAR
默认值:0x22022202 |
SYS SRAM参数(System SRAM Parameter) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
R/W |
0x22022202 |
SRAM_PAR
SRAM参数
|
7.2.3.12. 0x104 CPU_SRAM_PAR
默认值:0x55555555 |
CPU SRAM参数(CPU SRAM Parameter) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
R/W |
0x55555555 |
SRAM_PAR
SRAM参数
|
7.2.3.13. 0x108 DDR_SRAM_PAR
默认值:0x22022202 |
DDR SRAM参数(DDR SRAM Parameter) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
R/W |
0x22022202 |
SRAM_PAR
SRAM参数
|
7.2.3.14. 0x10C VE_SRAM_PAR
默认值:0x22022202 |
VE SRAM参数(VE SRAM Parameter) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
R/W |
0x22022202 |
SRAM_PAR
SRAM参数
|
7.2.3.15. 0x110 GE_SRAM_PAR
默认值:0x22022202 |
GE SRAM参数(GE SRAM Parameter) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
R/W |
0x22022202 |
SRAM_PAR
SRAM参数
|
7.2.3.16. 0x140 SRAM_CLK_CFG
默认值:0x00000000 |
SRAM时钟配置(SRAM Clock Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:16 |
- |
- |
-
|
15:0 |
R/W |
0 |
SRAM_CLK_UNGATE
SRAM时钟不自动关闭
0: 自动关闭
1: 不自动关闭
每位对应一个模块,定义如下
- BIT15: DMIC
- BIT14: I2S
- BIT13: MIPI
- BIT12: SPI
- BIT11: USB
- BIT10: UART
- BIT9: SD
- BIT8: CE
- BIT7: DE
- BIT6: GE
- BIT5: VE
- BIT4: DVP
- BIT3: GMAC
- BIT2: DMA
- BIT1: DDR
- BIT0: SYS
|
7.2.3.17. 0x40C USB0_CFG
默认值:0x00000001 |
USB0配置(USB0 Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:1 |
- |
- |
-
|
0 |
R/W |
0x1 |
DRD_MODE
DRD模式选择
0: HOST
1: DEVICE
|
7.2.3.18. 0x410 GMAC0_CFG
默认值:0x00000000 |
GMAC0配置(GMAC0 Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:30 |
- |
- |
-
|
29 |
R/W |
0x0 |
GMAC_REFCLK_INV
GMAC参考时钟反向
0: 时钟正向
1: 时钟反向
|
28:24 |
R/W |
0x0 |
GMAC_REFDLY_SEL
GMAC参考时钟延迟
|
23 |
R/W |
0x0 |
GMAC_RXCLK_INV
GMAC接收时钟反向
0: 时钟正向
1: 时钟反向
|
22:18 |
R/W |
0x0 |
GMAC_RXDLY_SEL
GMAC接收时钟延迟
|
17 |
R/W |
0x0 |
GMAC_TXCLK_INV
GMAC发送时钟反向
0: 时钟正向
1: 时钟反向
|
16:12 |
R/W |
0x0 |
GMAC_TXDLY_SEL
GMAC发送时钟延迟
|
11:8 |
R/W |
0x0 |
SW_TXCLK_DIV2
软件发送时钟分频2
|
7:4 |
R/W |
0x0 |
SW_TXCLK_DIV1
软件发送时钟分频1
|
3 |
- |
- |
-
|
2 |
R/W |
0x0 |
SW_TXCLK_DIV_EN
软件发送时钟分频使能
0: 分频固定
1: 分频可配置
|
1 |
R/W |
0x0 |
RMII_EXTCLK_SEL
RMII外部时钟选择
0: 使用INTCLK
1: 使用EXTCLK
|
0 |
R/W |
0x0 |
PHY_RGMII_SEL
PHY接口选择
0: 100M RMII
1: 1000M RGMII
|
7.2.3.19. 0x414 GMAC1_CFG
默认值:0x00000000 |
GMAC1配置(GMAC1 Configuration) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:30 |
- |
- |
-
|
29 |
R/W |
0x0 |
GMAC_REFCLK_INV
GMAC参考时钟反向
0: 时钟正向
1: 时钟反向
|
28:24 |
R/W |
0x0 |
GMAC_REFDLY_SEL
GMAC参考时钟延迟
|
23 |
R/W |
0x0 |
GMAC_RXCLK_INV
GMAC接收时钟反向
0: 时钟正向
1: 时钟反向
|
22:18 |
R/W |
0x0 |
GMAC_RXDLY_SEL
GMAC接收时钟延迟
|
17 |
R/W |
0x0 |
GMAC_TXCLK_INV
GMAC发送时钟反向
0: 时钟正向
1: 时钟反向
|
16:12 |
R/W |
0x0 |
GMAC_TXDLY_SEL
GMAC发送时钟延迟
|
11:8 |
R/W |
0x0 |
SW_TXCLK_DIV2
软件发送时钟分频2
|
7:4 |
R/W |
0x0 |
SW_TXCLK_DIV1
软件发送时钟分频1
|
3 |
- |
- |
-
|
2 |
R/W |
0x0 |
SW_TXCLK_DIV_EN
软件发送时钟分频使能
0: 分频固定
1: 分频可配置
|
1 |
R/W |
0x0 |
RMII_EXTCLK_SEL
RMII外部时钟选择
0: 使用INTCLK
1: 使用EXTCLK
|
0 |
R/W |
0x0 |
PHY_RGMII_SEL
PHY接口选择
0: 100M RMII
1: 1000M RGMII
|
7.2.3.20. 0x418 EPHY_CFG0
默认值:0x00000042 |
EPHY配置0(EPHY Configuration0) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:28 |
R/W |
0x0 |
LED1_CYCLE_HIGH
|
27:24 |
R/W |
0x0 |
LED0_CYCLE_HIGH
|
23:10 |
- |
- |
-
|
9 |
R/W |
0x0 |
LED1_MODE
LED1输出模式
0: 单GPIO单LED
1: 单GPIO双LED
|
8 |
R/W |
0x0 |
LED0_MODE
LED0输出模式
0: 单GPIO单LED
1: 单GPIO双LED
|
7 |
- |
- |
-
|
6:4 |
R/W |
0x4 |
LED1_SEL
LED1选择
0: 强制低电平
1: 强制高电平
2: LEDIN0
3: LEDIN0取反
4: LEDIN1
5: LEDIN1取反
OTHERS: 预留
|
3 |
- |
- |
-
|
2:0 |
R/W |
0x2 |
LED0_SEL
LED0选择
0: 强制低电平
1: 强制高电平
2: LEDIN0
3: LEDIN0取反
4: LEDIN1
5: LEDIN1取反
OTHERS: 预留
|
7.2.3.21. 0x41C EPHY_CFG1
默认值:0xC34FC34F |
EPHY配置1(EPHY Configuration1) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:16 |
R/W |
0xC34F |
LED1_CYCLE_LOW
LED1导通周期
该字段只用于单GPIO双LED
该模式下采用LED1_CYCLE控制LED1
时间为24M时钟周期乘以(LED1_CYCLE+1)
|
15:0 |
R/W |
0xC34F |
LED0_CYCLE_LOW
LED0导通周期
该字段只用于单GPIO双LED
该模式下采用LED0_CYCLE控制LED0
时间为24M时钟周期乘以(LED0_CYCLE+1)
|
7.2.3.22. 0xFFC SYSCFG_VER
默认值:0x00000100 |
SYSCFG版本(SYSCFG Version) |
||
---|---|---|---|
位域 |
类型 |
默认值 |
描述 |
31:0 |
RO |
0x00000100 |
VERSION
版本
|