封装信息

引脚分布

M3A/M3C QFN68

../_images/m3x_qfn68_pinmap.png

引脚属性

  • [1]: 芯片封装引脚序号。

  • [2]: 芯片封装引脚名称。

  • [3]: 类型,指示信号方向。

    • I —— 输入;

    • O —— 输出;

    • I/O —— 输入/输出;

    • OD —— 开漏;

    • A —— 模拟;

    • AI —— 模拟输入;

    • AO —— 模拟输出;

    • P —— 电源;

    • G —— 地;

  • [4]:引脚复位状态,PU 指上拉,PD 指下拉,Z 指高阻态。

  • [5]:PU/PD 表示内部存在上下拉电阻,且上下拉电阻可通过软件开启或关闭。

  • [6]:默认驱动能力大小。GPIO 默认驱动能力20mA,最大50mA。

  • [7]:电源供电。

M3A/M3C QFN68

引脚[1]

名称[2]

类型[3]

复位状态[4]

上下拉[5]

默认驱动(mA)[6]

供电[7]

GPIO A

56

PA0

I/O

Z

PU/PD

20

VCC33_IO

57

PA1

I/O

Z

PU/PD

20

VCC33_IO

58

PA2

I/O

Z

PU/PD

20

VCC33_IO

59

PA3

I/O

Z

PU/PD

20

VCC33_IO

60

PA4

I/O

Z

PU/PD

20

VCC33_IO

61

PA5

I/O

Z

PU/PD

20

VCC33_IO

62

PA8

I/O

Z

PU/PD

20

VCC33_IO

63

PA9

I/O

Z

PU/PD

20

VCC33_IO

64

PA10

I/O

Z

PU/PD

20

VCC33_IO

65

PA11

I/O

Z

PU/PD

20

VCC33_IO

GPIO B

40

PB0

I/O

Z

PU/PD

20

VCC33_IO

41

PB1

I/O

Z

PU/PD

20

VCC33_IO

42

PB2

I/O

Z

PU/PD

20

VCC33_IO

43

PB3

I/O

Z

PU/PD

20

VCC33_IO

44

PB4

I/O

Z

PU/PD

20

VCC33_IO

45

PB5

I/O

Z

PU/PD

20

VCC33_IO

46

PB6

I/O

Z

PU/PD

20

VCC33_IO

47

PB7

I/O

Z

PU/PD

20

VCC33_IO

48

PB8

I/O

Z

PU/PD

20

VCC33_IO

49

PB9

I/O

Z

PU/PD

20

VCC33_IO

50

PB10

I/O

Z

PU/PD

20

VCC33_IO

51

PB11

I/O

Z

PU/PD

20

VCC33_IO

GPIO C

66

PC0

I/O

Z

PU/PD

20

VCC33_IO

67

PC1

I/O

Z

PU/PD

20

VCC33_IO

68

PC2

I/O

Z

PU/PD

20

VCC33_IO

1

PC3

I/O

Z

PU/PD

20

VCC33_IO

2

PC4

I/O

Z

PU/PD

20

VCC33_IO

3

PC5

I/O

Z

PU/PD

20

VCC33_IO

4

PC6

I/O

Z

PU/PD

20

VCC33_IO

5

PC7

I/O

Z

PU/PD

20

VCC33_IO

GPIO D

37

PD0

I/O

Z

PU/PD

20

VCC33_IO

36

PD1

I/O

Z

PU/PD

20

VCC33_IO

35

PD2

I/O

Z

PU/PD

20

VCC33_IO

34

PD3

I/O

Z

PU/PD

20

VCC33_IO

33

PD4

I/O

Z

PU/PD

20

VCC33_IO

32

PD5

I/O

Z

PU/PD

20

VCC33_IO

31

PD6

I/O

Z

PU/PD

20

VCC33_IO

30

PD7

I/O

Z

PU/PD

20

VCC33_IO

26

PD8

I/O

Z

PU/PD

20

VCC33_IO

25

PD9

I/O

Z

PU/PD

20

VCC33_IO

24

PD10

I/O

Z

PU/PD

20

VCC33_IO

23

PD11

I/O

Z

PU/PD

20

VCC33_IO

22

PD12

I/O

Z

PU/PD

20

VCC33_IO

21

PD13

I/O

Z

PU/PD

20

VCC33_IO

20

PD14

I/O

Z

PU/PD

20

VCC33_IO

19

PD15

I/O

Z

PU/PD

20

VCC33_IO

18

PD16

I/O

Z

PU/PD

20

VCC33_IO

17

PD17

I/O

Z

PU/PD

20

VCC33_IO

16

PD18

I/O

Z

PU/PD

20

VCC33_IO

15

PD19

I/O

Z

PU/PD

20

VCC33_IO

14

PD20

I/O

Z

PU/PD

20

VCC33_IO

13

PD21

I/O

Z

PU/PD

20

VCC33_IO

11

PD22

I/O

Z

PU/PD

20

VCC33_IO

10

PD23

I/O

Z

PU/PD

20

VCC33_IO

9

PD24

I/O

Z

PU/PD

20

VCC33_IO

8

PD25

I/O

Z

PU/PD

20

VCC33_IO

7

PD26

I/O

Z

PU/PD

20

VCC33_IO

6

PD27

I/O

Z

PU/PD

20

VCC33_IO

GPIO E

38

PE12

I/O

Z

PU/PD

20

VCC33_IO

39

PE13

I/O

Z

PU/PD

20

VCC33_IO

PLL

52

RESETN

I

-

-

-

-

USB

Power

12,29,54

VCC33_IO

P

-

-

-

-

55

LDO25

P

-

-

-

-

28

LDO18

P

-

-

-

-

27,53

VDD11_SYS

P

-

-

-

-

69

GND

P

-

-

-

-

引脚功能复用

M3A/M3C 功能复用

表 10 M3A/M3C 功能复用表

引脚

功能2

功能3

功能4

功能5

功能6

功能7

功能8

PA0

GPADC0

IR_TX

I2C0_SCL

UART0_TX

CPU_NMI

PA1

GPADC1

IR_RX

I2C0_SDA

UART0_RX

DE_TE

PA2

GPADC2

CAN1_TX

I2C1_SCL

UART1_TX

UART2_CTS

PA3

GPADC3

CAN1_RX

I2C1_SDA

UART1_RX

UART2_RTS

PA4

GPADC4

CAN0_TX

UART2_TX

PA5

GPADC5

CAN0_RX

UART2_RX

PA8

RTP_XP

I2C0_SCL

PA9

RTP_YP

I2C0_SDA

PA10

RTP_XN

IR_RX

JTAG_MS

PA11

RTP_YN

IR_TX

JTAG_CK

PB0

SPI0_WP

SPI1_WP

UART0_TX

PB1

SPI0_MISO

SPI1_MISO

UART2_TX

PB2

SPI0_CS0

SPI1_CS

UART2_RX

PB3

SPI0_HOLD

SPI1_HOLD

UART0_RX

PB4

SPI0_CLK

SPI1_CLK

UART2_RTS

PB5

SPI0_MOSI

SPI1_MOSI

UART0_RTS

UART2_CTS

PB6

SDC0_CMD

SPI1_CS

UART1_TX

PB7

SDC0_CLK

SPI1_MISO

UART1_RX

PB8

SDC0_D3

SPI1_MOSI

UART1_RTS

UART3_CTS

PB9

SDC0_D0

SPI1_CLK

UART3_RTS

PB10

SDC0_D1

SPI1_HOLD

UART3_TX

PB11

SDC0_D2

SPI1_WP

UART3_RX

PC0

SDC1_D1

I2C0_SCL

UART3_RTS

JTAG_MS

PC1

SDC1_D0

PC2

SDC1_CLK

UART0_TX

PC3

SDC1_CMD

PC4

SDC1_D3

PWM0_A

I2C1_SCL

UART3_TX

UART0_RX

PC5

SDC1_D2

PWM0_B

I2C1_SDA

UART3_RX

JTAG_CK

PC6

SDC1_DET

PWM1_A

I2C0_SDA

UART3_CTS

DE_TE

IR_RX

PC7

PWM1_B

IR_TX

PD0

LCD_D0

CAN0_TX

I2C0_SCL

UART0_TX

PD1

LCD_D1

CAN0_RX

I2C0_SDA

UART0_RX

PD2

LCD_D2

CAN1_TX

I2C1_SCL

UART1_TX

PD3

LCD_D3

CAN1_RX

I2C1_SDA

UART1_RX

PD4

LCD_D4

I2C1_SCL

UART2_TX

PD5

LCD_D5

I2C1_SDA

UART2_RX

PD6

LCD_D6

PWM0_A

DSPK0

PD7

LCD_D7

PWM0_B

DSPK1

PD8

LCD_D8

PWM1_A

PD9

LCD_D9

PD10

LCD_D10

PD11

LCD_D11

PD12

LCD_D12

PD13

LCD_D13

PD14

LCD_D14

PD15

LCD_D15

PD16

LCD_D16

PD17

LCD_D17

PD18

LCD_D18

PD19

LCD_D19

PD20

LCD_D20

PD21

LCD_D21

PD22

LCD_D22

PD23

LCD_D23

PD24

LCD_DCLK

PD25

LCD_HS

PWM0_B

PD26

LCD_VS

PWM1_A

PD27

LCD_DE

PWM1_B

PE12

PWM1_B

DSPK1

PE13

PWM0_A

DSPK0

M3A/M3C QFN68 封装引脚说明

表 11 M3A/M3C QFN68 封装引脚说明

引脚

定义

类型

功能

备注说明

SYS

52

RESETN

INPUT

系统复位

内置约30Kohm上拉电阻和去抖滤波,不使用可
直接悬空,若外挂电容建议不超过4.7uF

Power

12,29,54

VCC33_IO

POWER

CPU IO电压

3.3V供电

55

LDO25

POWER

内置LDO输出

内部模拟模块使用,外部接1uf旁路电容

28

LDO18

POWER

内置LDO输出

供内部PSRAM使用,若使用需做好芯片散热,
外部接1uf旁路电容

27,53

VDD11_SYS

POWER

CPU Core电压

1.1V供电,若使用内置LDO1x,必须做好芯片散热

69

GND

POWER

-

GND 铜皮全连接,需多加过孔散热

引脚/信号描述

表 12 引脚/信号描述表

引脚/信号名称

描述

类型

SYSTEM

RESETN

复位引脚

I

RTP

RTP_XP

RTP X方向正端

AI

RTP_YP

RTP Y方向正端

AI

RTP_XN

RTP X方向负端

AI

RTP_YN

RTP Y方向负端

AI

ADC,x = 0~5

GPADCx

模拟采样信号输入

AI

PWM,x = 0~1

PWMx_A

PWMx A通道

O

PWMx_B

PWMx B通道

O

SPI,x = 0~1

SPIx_HOLD

SPIx 保持信号,低电平有效

I/O

SPIx_WP

SPIx 写保护信号,低电平有效

I/O

SPIx_CS

SPIx 片选信号,低电平有效

I/O

SPIx_CLK

SPIx 时钟信号

I/O

SPIx_MOSI

SPIx 主机数据输出,从机数据输入

I/O

SPIx_MISO

SPIx 主机数据输入,从机数据输出

I/O

UART,x = 0~3

UARTx_TX

UARTx 数据发送

O

UARTx_RX

UARTx 数据接收

I

UARTx_CTS

UARTx 发送允许

I

UARTx_RTS

UARTx 发送请求

O

I2C,x = 0~1

I2Cx_SCL

I2Cx 串行时钟信号

I/O

I2Cx_SDA

I2Cx 串行数据信号

I/O

CAN

CAN0_TX

CAN0数据发送,外接CAN总线收发器

O

CAN0_RX

CAN0数据接收,外接CAN总线收发器

I

CAN1_TX

CAN1数据发送,外接CAN总线收发器

O

CAN1_RX

CAN1数据接收,外接CAN总线收发器

I

CIR

IR_TX

红外数据发送

O

IR_RX

红外数据接收

I

DSPK

DSPK0

Speaker 信号输出通道0

I/O

DSPK1

Speaker 信号输出通道1

I/O

SDC,x = 0~1

SDCx_CMD

SDC0 控制信号

I/O

SDCx_CLK

SDC0 时钟信号

O

SDCx_D[3:0]

SDC0 数据输入输出

I/O

LCD

LCD_D[23:0]

LCD 数据输出

O

LCD_DCLK

LCD 时钟信号

O

LCD_HS

LCD 行场同步

O

LCD_VS

LCD 列场同步

O

LCD_DE

LCD 数据使能

O

封装尺寸

M3A/M3C QFN68

../_images/pod_qfn68_top.png

图 2 QFN68 封装尺寸图 TOP

../_images/pod_qfn68_bot.png

图 3 QFN68 封装尺寸图 BOTTOM