9.5.3. 寄存器描述

9.5.3.1. 0x000 LVDS_CTL

默认值:0x00000000

LVDS控制(LVDS Control)

位域

类型

默认值

描述

31:10

-

-

-

9:8

R/W

0x0

LVDS_MODE
LVDS模式
0x0: VESA-24模式(又称NS模式)
0x1: JEIDA -24模式
0x2: JEIDA-18模式

7:2

-

-

-

1

R/W

0x0

LVDS_SYNC_MODE_EN
LVDS同步前端信号模式
0x0: 模式关闭
0x1: 模式打开
模式打开: 防止前端给到半帧数据时打开LVDS模块,出现显示
异常。
功能原理: 前端存在一个帧同步信号,若LVDS模块在非同步脉
冲位置启动时,则在下一个帧同步脉冲到来时开始传送数据

0

R/W

0x0

LVDS_EN
LVDS模块使能控制
0x0: 模块关闭
0x1: 模块打开

9.5.3.2. 0x010 LVDS_CK_CFG

默认值:0x00000063

LVDS时钟配置(LVDS Clock Configuration)

位域

类型

默认值

描述

31:7

-

-

-

6:0

R/W

0x63

CLK_WAVE
时钟波形寄存器
协议规定采用7b’1100011

9.5.3.3. 0x020 LVDS_SWAP

默认值:0x00043210

LVDS通道交换(LVDS Swap)

位域

类型

默认值

描述

31:19

-

-

-

18:16

R/W

0x4

LVDS_D3_SEL
LVDS_D3通道输出选择
0x0: LVDS_D0
0x1: LVDS_D1
0x2: LVDS_D2
0x3: LVDS_CK
0x4: LVDS_D3
主要用于解决产品应用电路中输入输出LVDS信号交叉,可通过软件
控制切换通道避免layout绕线。

15

-

-

-

14:12

R/W

0x3

LVDS_CK_SEL
LVDS_CK通道输出选择
0x0: LVDS_D0
0x1: LVDS_D1
0x2: LVDS_D2
0x3: LVDS_CK
0x4: LVDS_D3

11

-

-

-

10:8

R/W

0x2

LVDS_D2_SEL
LVDS_D2通道输出选择
0x0: LVDS_D0
0x1: LVDS_D1
0x2: LVDS_D2
0x3: LVDS_CK
0x4: LVDS_D3

7

-

-

-

6:4

R/W

0x1

LVDS_D1_SEL
LVDS_D1通道输出选择
0x0: LVDS_D0
0x1: LVDS_D1
0x2: LVDS_D2
0x3: LVDS_CK
0x4: LVDS_D3

3

-

-

-

2:0

R/W

0x0

LVDS_D0_SEL
LVDS_D0通道输出选择
0x0: LVDS_D0
0x1: LVDS_D1
0x2: LVDS_D2
0x3: LVDS_CK
0x4: LVDS_D3

9.5.3.4. 0x028 LVDS_POL_CTL

默认值:0x00000000

LVDS通道0极性控制(LVDS 0 Polarity Control)

位域

类型

默认值

描述

31:5

-

-

-

4

R/W

0x0

LVDS_D3_POL
LVDS_D3信号极性反相控制
0x0: 极性默认状态
0x1: 极性反相状态
当极性反相时,差分对信号正负极性互换。主要用于解决产品应用
电路中输入输出LVDS正负信号接线交叉,可通过软件控制切换模式
避免layout绕线
注意:此信号对应LVDS_D3_SEL通道。若更换,则同时更
换,例如LVDS_D3_SEL选择输出LVDS_D0,则此位控制
LVDS_D0相位

3

R/W

0x0

LVDS_CK_POL
LVDS_CK信号极性反相控制
0x0: 极性默认状态
0x1: 极性反相状态
注意:此信号对应LVDS_CK_SEL通道。

2

R/W

0x0

LVDS_D2_POL
LVDS_D2信号极性反相控制
0x0: 极性默认状态
0x1: 极性反相状态
注意:此信号对应LVDS_D2_SEL通道。

1

R/W

0x0

LVDS_D1_POL
LVDS_D1信号极性反相控制
0x0: 极性默认状态
0x1: 极性反相状态
注意:此信号对应LVDS_D1_SEL通道。

0

R/W

0x0

LVDS_D0_POL
LVDS_D0信号极性反相控制
0x0: 极性默认状态
0x1: 极性反相状态
注意:此信号对应LVDS_D0_SEL通道。

9.5.3.5. 0x030 LVDS_PHY_CTL

默认值:0x0000003A

LVDS通道0物理层控制(LVDS 0 Physical Layer Control)

位域

类型

默认值

描述

31:10

-

-

-

9

R/W

0x0

LVDS LDO参考电压调节(reg_pwslv)

8

R/W

0x0

LVDS Mbias参考电压调节(reg_pwsmb)

7

R/W

0x0

LVDS参考电压/电流使能控制(en_mb)
0x0: 参考电压/电流禁止
0x1: 参考电压/电流使能

6

R/W

0x0

LVDS LDO 使能控制(en_ldo)
0x0: 1.1V LDO禁止
0x1: 1.1V LDO使能

5:4

R/W

0x3

LVDS共模电压选择(reg_v<1:0>)
0x0: 1.10V
0x1: 1.19V
0x2: 1.30V
0x3: 1.43V

3:2

R/W

0x2

LVDS输出波形斜率调节控制(reg_pd<1:0>)
0x0: 0.8mA
0x1: 1.0mA
0x2: 1.2mA
0x3: 1.4mA
通常使用默认值

1:0

R/W

0x2

LVDS差模电压调节选择(reg_c<1:0>)
0x0: 250mV
0x1: 300mV
0x2: 350mV
0x3: 400mV

9.5.3.6. 0x0FC VERSION

默认值:0x00000101

版本号(Version)

位域

类型

默认值

描述

31:0

RO

0x101

Version(模块版本号)
采用BCD码显示,V1.1